Introduction - If you have any usage issues, please Google them yourself
VHDL prepared the design of serial asynchronous communication tool used Quartus compiler
Packet : 91331970uart.rar filelist
uart\Par_Gen.inc
uart\Par_Gen.sym
uart\Par_Gen.tdf
uart\Readme.txt
uart\Rx.bsf
uart\TX.bsf
uart\UARTCTRL.bsf
uart\UARTCTRL.tdf
uart\clk_pdiv.inc
uart\clk_pdiv.sym
uart\clk_pdiv.tdf
uart\cmp_state.ini
uart\filt_tpl.inc
uart\filt_tpl.sym
uart\filt_tpl.tdf
uart\filterx.inc
uart\filterx.sym
uart\filterx.tdf
uart\rx.sym
uart\rx.tdf
uart\shiftreg.inc
uart\shiftreg.sym
uart\shiftreg.tdf
uart\sim.cfg
uart\tx.sym
uart\tx.tdf
uart\uart.acf
uart\uart.done
uart\uart.flow.rpt
uart\uart.gdf
uart\uart.hif
uart\uart.inc
uart\uart.map.eqn
uart\uart.map.rpt
uart\uart.qpf
uart\uart.qsf
uart\uart.qws
uart\uart.sim.rpt
uart\uart.sym
uart\uart.vwf
uart\uart_assignment_defaults.qdf
uart\uartctrl.sym
uart\uarttest(1).cnf
uart\uarttest(2).cnf
uart\uarttest(3).cnf
uart\uarttest(4).cnf
uart\uarttest(5).cnf
uart\uarttest(8).cnf
uart\uarttest(9).cnf
uart\uarttest.acf
uart\uarttest.cnf
uart\uarttest.gdf
uart\uarttest.hif
uart\uarttest.mmf
uart\uarttest.scf
uart\db\add_sub_ine.tdf
uart\db\add_sub_ule.tdf
uart\db\cmpr_mp5.tdf
uart\db\cmpr_ol5.tdf
uart\db\mux_19c.tdf
uart\db\mux_35c.tdf
uart\db\mux_q8c.tdf
uart\db\mux_s4c.tdf
uart\db\uart(0).cnf.cdb
uart\db\uart(0).cnf.hdb
uart\db\uart(1).cnf.cdb
uart\db\uart(1).cnf.hdb
uart\db\uart(10).cnf.cdb
uart\db\uart(10).cnf.hdb
uart\db\uart(11).cnf.cdb
uart\db\uart(11).cnf.hdb
uart\db\uart(12).cnf.cdb
uart\db\uart(12).cnf.hdb
uart\db\uart(13).cnf.cdb
uart\db\uart(13).cnf.hdb
uart\db\uart(14).cnf.cdb
uart\db\uart(14).cnf.hdb
uart\db\uart(15).cnf.cdb
uart\db\uart(15).cnf.hdb
uart\db\uart(16).cnf.cdb
uart\db\uart(16).cnf.hdb
uart\db\uart(17).cnf.cdb
uart\db\uart(17).cnf.hdb
uart\db\uart(18).cnf.cdb
uart\db\uart(18).cnf.hdb
uart\db\uart(19).cnf.cdb
uart\db\uart(19).cnf.hdb
uart\db\uart(2).cnf.cdb
uart\db\uart(2).cnf.hdb
uart\db\uart(20).cnf.cdb
uart\db\uart(20).cnf.hdb
uart\db\uart(21).cnf.cdb
uart\db\uart(21).cnf.hdb
uart\db\uart(22).cnf.cdb
uart\db\uart(22).cnf.hdb
uart\db\uart(23).cnf.cdb
uart\db\uart(23).cnf.hdb
uart\db\uart(24).cnf.cdb
uart\db\uart(24).cnf.hdb
uart\db\uart(25).cnf.cdb
uart\db\uart(25).cnf.hdb
uart\db\uart(26).cnf.cdb
uart\db\uart(26).cnf.hdb
uart\db\uart(27).cnf.cdb
uart\db\uart(27).cnf.hdb
uart\db\uart(28).cnf.cdb
uart\db\uart(28).cnf.hdb
uart\db\uart(29).cnf.cdb
uart\db\uart(29).cnf.hdb
uart\db\uart(3).cnf.cdb
uart\db\uart(3).cnf.hdb
uart\db\uart(30).cnf.cdb
uart\db\uart(30).cnf.hdb
uart\db\uart(31).cnf.cdb
uart\db\uart(31).cnf.hdb
uart\db\uart(32).cnf.cdb
uart\db\uart(32).cnf.hdb
uart\db\uart(33).cnf.cdb
uart\db\uart(33).cnf.hdb
uart\db\uart(34).cnf.cdb
uart\db\uart(34).cnf.hdb
uart\db\uart(35).cnf.cdb
uart\db\uart(35).cnf.hdb
uart\db\uart(36).cnf.cdb
uart\db\uart(36).cnf.hdb
uart\db\uart(37).cnf.cdb
uart\db\uart(37).cnf.hdb
uart\db\uart(38).cnf.cdb
uart\db\uart(38).cnf.hdb
uart\db\uart(39).cnf.cdb
uart\db\uart(39).cnf.hdb
uart\db\uart(4).cnf.cdb
uart\db\uart(4).cnf.hdb
uart\db\uart(40).cnf.cdb
uart\db\uart(40).cnf.hdb
uart\db\uart(5).cnf.cdb
uart\db\uart(5).cnf.hdb
uart\db\uart(6).cnf.cdb
uart\db\uart(6).cnf.hdb
uart\db\uart(7).cnf.cdb
uart\db\uart(7).cnf.hdb
uart\db\uart(8).cnf.cdb
uart\db\uart(8).cnf.hdb
uart\db\uart(9).cnf.cdb
uart\db\uart(9).cnf.hdb
uart\db\uart-sim.vwf
uart\db\uart.db_info
uart\db\uart.eco.cdb
uart\db\uart.sld_design_entry.sci
uart\db\uart_cmp.qrpt
uart\db\uart_hier_info
uart\db\uart_sim.qrpt
uart\db\uart_syn_hier_info
uart\db
uart