Welcome![Sign In][Sign Up]
Location:
Downloads SourceCode Embeded-SCM Develop VHDL-FPGA-Verilog
Title: NCO_test Download
 Description: VCO NCO complete FPGA Verilog code engineering, test output 1KHZ sin wave. signaltap crawl no problem.
 Downloaders recently: [More information of uploader allcot]
 To Search:
File list (Check if you may need any files):
 

NCO_test
........\db
........\doc
........\par
........\...\PLLJ_PLLSPE_INFO.txt
........\...\db
........\...\..\add_sub_a0j.tdf
........\...\..\add_sub_f7l.tdf
........\...\..\add_sub_qth.tdf
........\...\..\add_sub_v4i.tdf
........\...\..\altsyncram_6124.tdf
........\...\..\altsyncram_7124.tdf
........\...\..\altsyncram_7d91.tdf
........\...\..\altsyncram_8124.tdf
........\...\..\altsyncram_a124.tdf
........\...\..\altsyncram_cd91.tdf
........\...\..\altsyncram_e124.tdf
........\...\..\altsyncram_hl72.tdf
........\...\..\cmpr_ngc.tdf
........\...\..\cmpr_rgc.tdf
........\...\..\cmpr_sgc.tdf
........\...\..\cntr_23j.tdf
........\...\..\cntr_egi.tdf
........\...\..\cntr_g9j.tdf
........\...\..\cntr_ggi.tdf
........\...\..\cntr_hgi.tdf
........\...\..\cntr_igi.tdf
........\...\..\cntr_jgi.tdf
........\...\..\cntr_kgi.tdf
........\...\..\cntr_lgi.tdf
........\...\..\cntr_m9j.tdf
........\...\..\cntr_ori.tdf
........\...\..\decode_dvf.tdf
........\...\..\logic_util_heursitic.dat
........\...\..\mult_liu.tdf
........\...\..\mux_rsc.tdf
........\...\..\mux_tsc.tdf
........\...\..\nco_sin.amm.cdb
........\...\..\nco_sin.asm.qmsg
........\...\..\nco_sin.asm.rdb
........\...\..\nco_sin.asm_labs.ddb
........\...\..\nco_sin.cbx.xml
........\...\..\nco_sin.cmp.bpm
........\...\..\nco_sin.cmp.cdb
........\...\..\nco_sin.cmp.hdb
........\...\..\nco_sin.cmp.kpt
........\...\..\nco_sin.cmp.logdb
........\...\..\nco_sin.cmp.rdb
........\...\..\nco_sin.cmp_merge.kpt
........\...\..\nco_sin.cycloneive_io_sim_cache.31um_ff_1200mv_0c_fast.hsd
........\...\..\nco_sin.cycloneive_io_sim_cache.31um_ss_1200mv_0c_slow.hsd
........\...\..\nco_sin.cycloneive_io_sim_cache.31um_ss_1200mv_85c_slow.hsd
........\...\..\nco_sin.db_info
........\...\..\nco_sin.fit.qmsg
........\...\..\nco_sin.hier_info
........\...\..\nco_sin.hif
........\...\..\nco_sin.idb.cdb
........\...\..\nco_sin.lpc.html
........\...\..\nco_sin.lpc.rdb
........\...\..\nco_sin.lpc.txt
........\...\..\nco_sin.map.bpm
........\...\..\nco_sin.map.cdb
........\...\..\nco_sin.map.hdb
........\...\..\nco_sin.map.kpt
........\...\..\nco_sin.map.logdb
........\...\..\nco_sin.map.qmsg
........\...\..\nco_sin.map_bb.cdb
........\...\..\nco_sin.map_bb.hdb
........\...\..\nco_sin.map_bb.logdb
........\...\..\nco_sin.pre_map.cdb
........\...\..\nco_sin.pre_map.hdb
........\...\..\nco_sin.rtlv.hdb
........\...\..\nco_sin.rtlv_sg.cdb
........\...\..\nco_sin.rtlv_sg_swap.cdb
........\...\..\nco_sin.sgdiff.cdb
........\...\..\nco_sin.sgdiff.hdb
........\...\..\nco_sin.sld_design_entry.sci
........\...\..\nco_sin.sld_design_entry_dsc.sci
........\...\..\nco_sin.smart_action.txt
........\...\..\nco_sin.sta.qmsg
........\...\..\nco_sin.sta.rdb
........\...\..\nco_sin.sta_cmp.8_slow_1200mv_85c.tdb
........\...\..\nco_sin.syn_hier_info
........\...\..\nco_sin.tis_db_list.ddb
........\...\..\nco_sin.tiscmp.fast_1200mv_0c.ddb
........\...\..\nco_sin.tiscmp.fastest_slow_1200mv_0c.ddb
........\...\..\nco_sin.tiscmp.fastest_slow_1200mv_85c.ddb
........\...\..\nco_sin.tiscmp.slow_1200mv_0c.ddb
........\...\..\nco_sin.tiscmp.slow_1200mv_85c.ddb
........\...\..\pll_100m_1_altpll.v
........\...\..\pll_100m_altpll.v
........\...\..\prev_cmp_nco_sin.qmsg
........\...\greybox_tmp
........\...\...........\cbx_args.txt
........\...\incremental_db
........\...\..............\README
........\...\..............\compiled_partitions
........\...\..............\...................\nco_sin.autoh_e4eb1.map.cdb
........\...\..............\...................\nco_sin.autoh_e4eb1.map.dpi
........\...\..............\...................\nco_sin.autoh_e4eb1.map.hdb
    

CodeBus www.codebus.net