Welcome![Sign In][Sign Up]
Location:
Downloads SourceCode Embeded-SCM Develop VHDL-FPGA-Verilog
Title: pin-lv-ji Download
 Description: Design ist eine digitale Frequenz Meter, acht Sieben-Segment-LED-Anzeige durch die Frequenz. 50M Systemuhr ausgewä hlt Uhr, das Tor von 1s (indem man die Systemuhr), das Tor hoch ist in der Zeit, die Frequenz des Eingangssignals zu zä hlen, wenn das Tor niedrig wird, wenn der aktuelle Frequenzwert aufgezeichnet und die Frequenz-Zä hler gelö scht wird, aktualisieren Sie die Frequenz-Anzeige alle 2 Sekunden. Die gemessene Frequenz durch einen Kippschalter, um die Anzahl mit dem System Taktgeber Modul auswä hlen oder von einem externen Taktsignal durch das System Input-und Output-Module von einem digitalen Eingang des Eingangssignals Frequenzmessung. Wenn der Kippschalter hoch ist, von den externen Eingang des digitalen Signals oder digitale Messsystem Taktsignal Moduls digitale Signal gemessen. (PDF-Dokument mit detaillierter Beschreibung)
 Downloaders recently: [More information of uploader liuyu6]
 To Search:
File list (Check if you may need any files):
数字频率计的设计.pdf
pinlv\clkout.bsf
.....\clkout.vhd
.....\CNT10.bsf
.....\CNT10.vhd
.....\db\pinlv.asm.qmsg
.....\..\pinlv.cbx.xml
.....\..\pinlv.cmp.cdb
.....\..\pinlv.cmp.hdb
.....\..\pinlv.cmp.qrpt
.....\..\pinlv.cmp.rdb
.....\..\pinlv.cmp.tdb
.....\..\pinlv.cmp0.ddb
.....\..\pinlv.dbp
.....\..\pinlv.db_info
.....\..\pinlv.eco.cdb
.....\..\pinlv.eda.qmsg
.....\..\pinlv.fit.qmsg
.....\..\pinlv.hier_info
.....\..\pinlv.hif
.....\..\pinlv.map.cdb
.....\..\pinlv.map.hdb
.....\..\pinlv.map.qmsg
.....\..\pinlv.pre_map.cdb
.....\..\pinlv.pre_map.hdb
.....\..\pinlv.psp
.....\..\pinlv.rtlv.hdb
.....\..\pinlv.rtlv_sg.cdb
.....\..\pinlv.rtlv_sg_swap.cdb
.....\..\pinlv.sgdiff.cdb
.....\..\pinlv.sgdiff.hdb
.....\..\pinlv.signalprobe.cdb
.....\..\pinlv.sld_design_entry.sci
.....\..\pinlv.sld_design_entry_dsc.sci
.....\..\pinlv.syn_hier_info
.....\..\pinlv.tan.qmsg
.....\display.bsf
.....\display.vhd
.....\mux.bsf
.....\mux.vhd
.....\pinlv.asm.rpt
.....\pinlv.bdf
.....\pinlv.cdf
.....\pinlv.done
.....\pinlv.eda.rpt
.....\pinlv.fit.eqn
.....\pinlv.fit.rpt
.....\pinlv.fit.summary
.....\pinlv.flow.rpt
.....\pinlv.map.eqn
.....\pinlv.map.rpt
.....\pinlv.map.summary
.....\pinlv.pin
.....\pinlv.pof
.....\pinlv.qpf
.....\pinlv.qsf
.....\pinlv.qws
.....\pinlv.sof
.....\pinlv.tan.rpt
.....\pinlv.tan.summary
.....\REG32B.bsf
.....\REG32B.vhd
.....\simulation\modelsim\pinlv.vho
.....\..........\........\pinlv_modelsim.xrf
.....\..........\........\pinlv_vhd.sdo
.....\TElTCL.bsf
.....\teltcl.vhd
.....\.iming\primetime\pinlv.vho
.....\......\.........\pinlv_pt_vhd.tcl
.....\......\.........\pinlv_vhd.sdo
.....\wave.bsf
.....\wave.vhd
.....\simulation\modelsim
.....\timing\primetime
.....\db
.....\simulation
.....\timing
pinlv
    

CodeBus www.codebus.net