Welcome![Sign In][Sign Up]
Location:
Search - xilinx l

Search list

[Otherlab5ppc

Description: 嵌入式教程:Xilinx Spartan3e 开发环境:EDK 实验教程4:SDK Lab PowerPC Processor -Embedded Tutorial : Xilinx Spartan3e development environment : EDK experimental Guide 4 : SDK Lab PowerPC Processor
Platform: | Size: 2592768 | Author: David | Hits:

[VHDL-FPGA-Verilogcpu-leon3-xilinx-ml505

Description:
Platform: | Size: 391168 | Author: zhao onely | Hits:

[VHDL-FPGA-VerilogLCD_HD44780.ZIP

Description: xilinx 器件vhdl原程序,LCD控制-Xilinx devices VHDL original procedure, LCD control
Platform: | Size: 357376 | Author: zhang | Hits:

[Otherorcad_powerpcb_lib

Description: ORCAD的库文件,不可多得的咚咚,初学者见到的-ORCAD library documents, rare咚咚, beginner to see
Platform: | Size: 854016 | Author: 洪磊 | Hits:

[Linux-UnixXinlinx_Spartan3E500_RevD_10.1

Description: 这个是我使用xilinx EDK 10.1建立的用语移植petalogic的uclinux发行版本petalinux-v0.4-rc2的Platform工程,开发板使用的是Spartan3E Starter Kit。在这个基础上可以直接裁剪内核后在FPGA中运行uclinux。内核源码可以到developer.petalogix.com下载。-This is a xilinx EDK 10.1, I use the term established by the uclinux transplantation petalogic release petalinux-v0.4-rc2 the Platform project, the development board using Spartan3E Starter Kit. On this basis can be directly cut in the FPGA core to run uclinux. Kernel source code can be downloaded developer.petalogix.com.
Platform: | Size: 13669376 | Author: 古月 | Hits:

[ARM-PowerPC-ColdFire-MIPSJTAG_XILINX_ARM_LPT_PROGRAMMER

Description: This is LPT JTAG programmer for Xilinx FPGA/CPLD chips and for ARM-core microcontrollers.
Platform: | Size: 90112 | Author: Entoja | Hits:

[Otherise_11[1].3_licgen

Description: Xilinx ISE11破解软件(支持xp win7)-Xilinx ISE11 cracking software (to support xp win7)
Platform: | Size: 477184 | Author: ycs | Hits:

[VHDL-FPGA-Verilogprojet

Description: Nous nous proposons de construire un système d’acquisition à partir du « SPARTAN 3A FPGA starter kit board » de XILINX et des périphériques de cette carte dans le cadre du TP « acquisition de données » . Le kit comprend un ADC deux voies (LTC1407A de LINEAR TECHNOLOGY) 14 bits associé à un amplificateur à gain programmable (LTC6912 de LINEAR TECHNOLOGY) pour chacune des deux voies de l’ADC. La fréquence d’échantillonnage par voie est au maximum de 1.5 MHz. Les gains possibles sont 0 :1 :2 :5 :10 :20 :50 :100V/V. Le FPGA SPARTAN 3A doit pouvoir contrô ler l’ADC et l’amplificateur à travers une interface SPI et le séquenceur contrô lant l’ADC. Le schéma ci-dessous reprend le schéma du système DAQ présent sur le kit de développement SPARTAN-Nous nous proposons de construire un système d’acquisition à partir du « SPARTAN 3A FPGA starter kit board » de XILINX et des périphériques de cette carte dans le cadre du TP « acquisition de données » . Le kit comprend un ADC deux voies (LTC1407A de LINEAR TECHNOLOGY) 14 bits associé à un amplificateur à gain programmable (LTC6912 de LINEAR TECHNOLOGY) pour chacune des deux voies de l’ADC. La fréquence d’échantillonnage par voie est au maximum de 1.5 MHz. Les gains possibles sont 0 :1 :2 :5 :10 :20 :50 :100V/V. Le FPGA SPARTAN 3A doit pouvoir contrô ler l’ADC et l’amplificateur à travers une interface SPI et le séquenceur contrô lant l’ADC. Le schéma ci-dessous reprend le schéma du système DAQ présent sur le kit de développement SPARTAN
Platform: | Size: 369664 | Author: ELRIFAI | Hits:

CodeBus www.codebus.net